吉河研究室

論文

Yield Enhancement of Face-to-Face Cu-Cu Bonding with Dual-mode Transceivers in 3DICs
M.Aung, T.Yoshikawa, C.Tan, and T.Kim
IEEE Transactions on VLSI Systems Volume: 25, Issue: 3, March 2017 25(3) 1031 2017年3月

2.31 Gbps/ch Area Efficient Crosstalk Cancelled Hybrid Capacitive Coupling Interconnect for 3D Integration
L.T.M.Aung, E. Lim, T.Yoshikawa and T.Kim
IEEE Transactions on Very Large Scale Integration Systems Vol. 24, pp. 2703-2711, 2016年8月

A Jitter Suppression Technique against data pattern dependency on High-Speed Interface for Highly Integrated SoCs
T.Ebuchi, T.Toshikawa, S.Watanabe, T.Tsuchiya, Y.Terada, T.Chiba, K.Umehara, T.Iwata, and T.Yoshikawa
The IEICE Electronics Express (ELEX), Vol. 11 (2014) No. 22 pp. 20140949 11(22) 2014年11月

Timing Margin Enhancement Technique for Current Mode Interface
T.Yoshikawa and M.Nagata
The IEICE Electronics Express (ELEX), Vol. 11 (2014) No. 19 pp. 20140766 11(19) 2014年10月

A 3Gbps/ch Simultaneous Bi-Directional Capacitive Coupling Transceiver for 3DICs
L.T.M.Aung, E. Lim, T.Yoshikawa and T.Kim
IEEE Transactions on Circuits and Systems-II, Volume:61, Issue: 9 61(9) 2014年9月

分野特定LSI(ASSP)における異分野の新規市場開拓に関する考察
吉河 武文
神戸大学大学院経営学研究科専門職大学院 2013年9月

Design of Simultaneous Bi-Directional Transceivers Utilizing Capacitive Coupling for 3DICs in Face-to-Face Configuration
L.T.M.Aung, E. Lim, T.Yoshikawa and T.Kim
IEEE Journal on Emerging and Selected Topics in Circuits and Systems 2(2) 2012年6月

An Ultra-Wide Range Bi-Directional Transceiver With Adaptive Power Control Using Background Replica VCO Gain Calibration
T.Ebuchi, Y.Komatsu, M.Miura, T.Chiba, T.Iwata, S.Dosho and T.Yoshikawa
IEEE Journal of Solid State Circuits 46(4) 2011年4月

A 125–1250 MHz process-independent adaptive bandwidth spread spectrum clock generator with digital controlled self-calibration
T.Ebuchi, Y.Komatsu, T.Okamoto, Y.Arima, Y.Yamada, K.Sogawa, K.Okamoto, T.Morie, T.Hirata, S.Dosho and T.Yoshikawa
IEEE Journal of Solid State Circuits 44(3) 2009年3月

An over-1Gb/s Transceiver Core to Integrate in Large SoCs for Consumer Electronics
T.Yoshikawa, T.Hirata, T.Ebuchi, T.Iwata, Y.Arima and H.Yamauchi
IEEE Transactions on VLSI Systems 16(9) 2008年9月

Current-Mode Transceiver with Non-Feedback Clock Recovery Capability for Mobile Application
T.Yoshikawa, T.Ogino and M.Nagata
IEICE Transactions on Electronics E91-C(9) 2008年9月

Transceiver Macro with Spread-Spectrum Clocking Capability for AC-Coupled Cable Interface
T.Yoshikawa, Y.Komatsu, T.Ebuchi and T.Hirata
IEICE Transactions on Electronics E91-C(9) 2008年9月

システム・オン・チップ向けCMOS有線インターフェースの回路とシステムに関する研究
吉河 武文
神戸大学大学院自然科学研究科情報知能工学専攻博士後期課程 2008年3月

A Spread Spectrum Clock Generator Using Digital Tracking Scheme
T.Yoshikawa, T.Ebuchi, Y.Arima and T.Iwata
IEICE Transactions on Electronic 88-C(6) 2005年6月

A 14-ns 14-Mb CMOS DRAM with 300-mW active power
T.Kirihata, S.H.Dhong, K.Kitamura, T.Sunaga, Y.Katayama, R.E.Scheuerlein, A.Satoh, Y.Sakaue, K.Tobimatsu, K.Hosokawa, T.Saitoh, T.Yoshikawa, H.Hashimoto and M.Kazusawa
IEEE Journal of Solid State Circuits 27(9) 1992年9月

A pulsed sensing scheme with a limited bit-line swing
Roy E.Scheuerlein, Y.Katayama,, T.Kirihata, Y.Sakaue, A.Satoh, T.Sunaga, T.Yoshikawa, K.Kitamura and S.H.Dhong
IEEE Journal of Solid State Circuits 27(4) 1992年4月


2019 yoshikawa-lab.com All Rights Reserved.
通常のページは最新のChrome / Firefox / Safari / Edgeを必須環境としています。